求几道数字逻辑电路判断题答案!!!

1.触发器属组合逻辑电路。

2.触发器有两个稳定状态,一个是现态,另一个是次态。

3.或非门组成的基本RS触发器输入端RD和SD可以同时为0

错的麻烦改出来!今天下午老师要提问!谢谢!!

1.错,触发器有时钟输入端,属时序逻辑电路。

2.错,触发器有两个稳定状态,输出是 Q 与 Q'(非Q)。

3.对,或非门组成的基本RS触发器是高电平有效,输入端RD和SD可以同时为0。
温馨提示:答案为网友推荐,仅供参考
第1个回答  2013-05-09
1、触发器是数字系统中除逻辑门以外的另一类基本单元电路,
有两个基本特性:
一个是具有两个稳定状态,可分别用来表示二进制数码0和1
2、触发器具有两个状态,一个是0状态,一个是1状态。
3、RS触发器要用正脉冲触发,即高电平1触发。
逻辑功能分析:
(1)第一种情况S-1、R-O。根据或非门逻辑功能可知,当或非门A有一个输入端为高电平l时,输出端Q=0,Q=0加到或非门B的另一个输入端,此时由于R=O,所以输出端Q=l。
(2)第二种情况s-o、R-1。当或非门B有一个输入端R=1时,其输出端Q=O,Q=O加到或非门A的另一个输入端,此时由于或非门A的另一个输入端S=O,所以输出或非门端Q=1。
(3)第三种情况S-O、R-O。设RS触发器原先为Q=l,Q=O,由于或非门A的两个输入端一个是0(S=0),一个是l(Q=1),A门输出O,即Q=0,可见此时的输入触发下能改变触发器输出状态。
(4)第四种情况S=l、R=1。这种触发情况,同用与非门构成的RS触发器一样,输出状态不定,这是因为S=1、R=l对或非门A、B都是有效触发脉冲,最终的触发器输出状态将由随机因素确定,这是触发器工作过程中应该避免的问题
相似回答