数字逻辑电路中 关于带异步复位电平触发器问题 到底是怎么看的 完全不懂啊 比如下面这题

如题所述

这是一个异步清零的JK触发器,此题忽略元件延迟。

输出信号Q和Q'只有在时钟上升沿发生变化(见时序图中Q和Q',在J、K端发生变化时输出端并不立即发生变化)。

清零信号高电平有效(见时序图中Rd=1时Q=0,Q'=1),由于是异步触发,清零信号有效时输出立即清零,无需等到时钟上升沿(见时序图中清零信号在时钟下降沿有效时Q、Q'的变化)。

记住JK触发器的功能表(图片来自网络)

从上到下对应着“保持”“置0”“置1”“翻转”。

本题时序图中,从左到右时钟信号共有5个上升沿,这5个上升沿的清零信号均无效。

第一个上升沿,J=K=0,对应“保持”功能,Q、Q'保持不变;

第二个上升沿,J=0,K=1,对应“置0”功能,使Q=0、Q'=1(由于与上一个上升沿的状态一致,实际等效于“保持”);

第三个上升沿,J=1,K=1,对应“翻转”功能,可以看到时序图中Q、Q'的状态都发生了改变;

第四个上升沿,J=1,K=0,对应“置1”功能,使Q=1、Q'=0。

(最后清零)

温馨提示:答案为网友推荐,仅供参考
相似回答