数字集成电路的内部设计

如题所述

第1个回答  2016-05-27

数字电路的组成:组合逻辑+寄存器(触发器)。组合逻辑就是由基本门组成的函数,其输出只会跟当前的输入有关,在上面的例子中,第一个图就是组合逻辑,只完成逻辑运算;而时序电路除了包含基本门之外,还包含存储元件用例保存过去的信息,时序电路的稳态输出不仅取决于当前的输入,还与过去的输入所形成状态有关。第二个图就是时序电路,在完成逻辑运算的同时,还可以把处理结果暂存起来,用以下一次的运算。

从功能上来看,数字集成电路内部可以分为数据通路(Data-path,也称为数据路径)和控制逻辑两大部分。这两大部分都是由大量的时序逻辑电路集成的,而且绝大部分都是同步的时序电路,因为时序电路被多个触发器或寄存器分成若干节点,而这些触发器在时钟的控制下会按同样的节拍来工作,可以简化设计。在长期的设计过程中,已经积累了很多标准的通用单元,比如选择器(也叫多路器,可以从多个输入数据中选一个输出)、比较器(用于比较两个数的大小)、加法器、乘法器、移位寄存器等等,这些单元电路形状规则,便于集成(这也是数字电路在集成电路中得到更好的发展的原因)。这些单元按设计要求连接在一起,形成数据通路,待处理的数据从输入端经过这条通路到输出端,便得到处理后的结果。同时,还需要由专门设计的控制逻辑,控制数据通路的各组成部件,按各自的功能要求和特定的时序关系和来配合工作。

相似回答